

[ Dodano: 2012-11-23, 14:20 ]
mam nadzieje, że się nie mylę - wyłączone znaczy się podany wysoki stan (u mnie 5V).
TAK? w sumie to teraz zgupłem a to kluczowa sprawa:
z pdf:
When the SR input is logic low, active mode is enabled
czyli rozumiem, że 0V = SR włączone, 5V = wyłączone ale na schemacie blokowym ten sygnał nie jest negowany - czy to nie jest błąd w dokumentacji ?