Znaleziono 4 wyniki

autor: jarekk
05 mar 2010, 20:27
Forum: Serwomotory / Serwonapędy / Napędy Serwokrokowe
Temat: Budowa servo sterownika
Odpowiedzi: 9
Odsłony: 2537

blue_17 pisze:to jest przed daniem w Eaglu opcji swap pin
Tak to jest po optymalizacji :-) - ale pójdzie na 4 warstwach .

Raczej nie wezmę Altiuma, przyzwyczaiłem się do swoich narzędzi.
autor: jarekk
05 mar 2010, 15:24
Forum: Serwomotory / Serwonapędy / Napędy Serwokrokowe
Temat: Budowa servo sterownika
Odpowiedzi: 9
Odsłony: 2537

Zgadnij :-)

Obrazek

Do tego Eagle, Sourcery G++ ( kompialtor C), Source Insight (edytor), NoIcedebugger+ OpenOcd ( debugger Arm) , Xilinx ISE Webpack ( FPGA)
autor: jarekk
05 mar 2010, 14:44
Forum: Serwomotory / Serwonapędy / Napędy Serwokrokowe
Temat: Budowa servo sterownika
Odpowiedzi: 9
Odsłony: 2537

Pojedynczy procek da się zsyntezować na 50..100MHz
autor: jarekk
01 mar 2010, 21:15
Forum: Serwomotory / Serwonapędy / Napędy Serwokrokowe
Temat: Budowa servo sterownika
Odpowiedzi: 9
Odsłony: 2537

metalex pisze:XC3S1500 co o tym sądzicie
Po co taką kobyłę ?? No chyba że kolega chce tam wsadzić kilka procesorów.

Trochę nie tędy droga - trzeba najpierw zrobić projekt , dopiero to da oszacowanie potrzebnej wielkości.

Z mojej zabawy ( nie ze sterownikami servo - nieco innymi), wynika że prościej jednak dać normalny procesor + mniejsze FPGA. Lub w tym zastosowaniu nawet lepiej - DSP + FPGA.

Oczywiście wszystko się da zrobić na samym FPGA, tyle że będzie to drogie ( w tym akurat wypadku).

[ Dodano: 2010-03-01, 21:16 ]
skoczek pisze:Bez problemu zbuduje sobie Kolega liczniki do enkoderów
W XC3S1500 to wejdzie ich pewnie kilka tysięcy ;-)

Wróć do „Budowa servo sterownika”